From f0a2e85c658bcd9ca07a6738e576f60fb88f3b32 Mon Sep 17 00:00:00 2001 From: ikari Date: Sat, 14 Jan 2012 23:16:57 +0100 Subject: [PATCH] FPGA: updated project files --- verilog/sd2snes/sd2snes.xise | 44 +-- verilog/sd2snes_cx4/ipcore_dir/cx4_mul.xise | 310 +------------------- verilog/sd2snes_cx4/main.ucf | 2 - verilog/sd2snes_cx4/sd2snes_cx4.xise | 6 +- 4 files changed, 27 insertions(+), 335 deletions(-) diff --git a/verilog/sd2snes/sd2snes.xise b/verilog/sd2snes/sd2snes.xise index f432d1f..23cc2c5 100644 --- a/verilog/sd2snes/sd2snes.xise +++ b/verilog/sd2snes/sd2snes.xise @@ -16,55 +16,55 @@ - + - + - + - + - + - + - + - + - + - + - + - + - + @@ -90,11 +90,11 @@ - + - + @@ -349,8 +349,8 @@ - - + + @@ -372,13 +372,13 @@ - + - - + + @@ -416,7 +416,7 @@ - + @@ -433,7 +433,7 @@ - + diff --git a/verilog/sd2snes_cx4/ipcore_dir/cx4_mul.xise b/verilog/sd2snes_cx4/ipcore_dir/cx4_mul.xise index ed5595c..e6e7477 100644 --- a/verilog/sd2snes_cx4/ipcore_dir/cx4_mul.xise +++ b/verilog/sd2snes_cx4/ipcore_dir/cx4_mul.xise @@ -29,333 +29,27 @@ - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - + - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - + - - - - - - - - diff --git a/verilog/sd2snes_cx4/main.ucf b/verilog/sd2snes_cx4/main.ucf index cac7a2a..d33fb74 100644 --- a/verilog/sd2snes_cx4/main.ucf +++ b/verilog/sd2snes_cx4/main.ucf @@ -4,8 +4,6 @@ TIMESPEC TS_CLKIN = PERIOD "CLKIN" 24 MHz HIGH 50 %; NET "p113_out" IOSTANDARD = LVCMOS33; NET "p113_out" LOC = P113; -NET "SNES_SYSCLK" LOC = P180; -NET "SNES_SYSCLK" IOSTANDARD = LVCMOS33; NET "SNES_SYSCLK" TNM_NET = "SNES_SYSCLK"; TIMESPEC TS_SNES_SYSCLK = PERIOD "SNES_SYSCLK" 21.5 MHz HIGH 50 %; diff --git a/verilog/sd2snes_cx4/sd2snes_cx4.xise b/verilog/sd2snes_cx4/sd2snes_cx4.xise index ca19fae..683e3fd 100644 --- a/verilog/sd2snes_cx4/sd2snes_cx4.xise +++ b/verilog/sd2snes_cx4/sd2snes_cx4.xise @@ -284,7 +284,7 @@ - + @@ -366,8 +366,8 @@ - - + +